Difference between revisions of "LU-DAR-b"

From DiLab
Jump to: navigation, search
(06.11.2024.)
(20.11.2024.)
 
(16 intermediate revisions by the same user not shown)
Line 46: Line 46:
|
|
8 pamatidejas datoru arhitektūrā.
8 pamatidejas datoru arhitektūrā.


Lab. Ideju pielietojums.
|
|


Line 57: Line 54:
5 datorsistēmu komponentes.
5 datorsistēmu komponentes.
----
----
Lab(1). Ideju pielietojums.
Lab(1). PD1: Ideju pielietojums.
|
|
|-
|-
Line 66: Line 63:
Skaitīšanas sistēmas, binārā, oktālā, heksadecimālā.
Skaitīšanas sistēmas, binārā, oktālā, heksadecimālā.


----
Lab(2): Ideju pielietojums.
Lab(2). PD1: Ideju pielietojums.
|
|


Line 76: Line 74:
Skaitļi ar zīmi. Divnieka papildkods.
Skaitļi ar zīmi. Divnieka papildkods.


----
Lab(1): Skaitīšanas sistēmas.
Lab(1). PD2: Skaitīšanas sistēmas.
|
|
Quiz 1
Quiz 1
Line 86: Line 85:
Peldošā punkta aritmētika.
Peldošā punkta aritmētika.


----
Lab(2): Skaitīšanas sistēmas.
Lab(2). PD2: Skaitīšanas sistēmas.
|
|


Line 95: Line 95:
|
|
Datora valoda - instrukcijas
Datora valoda - instrukcijas

----
----
Lab(1): Jauna datora konfigurācija no komponentēm.
Lab(1). PD3: Jauna datora konfigurācija no komponentēm.
|
|
Quiz 2
Quiz 2
Line 105: Line 106:
|
|
Loģikas ķieģelīši
Loģikas ķieģelīši

----
----
Lab(2): Jauna datora konfigurācija no komponentēm.
Lab(2). PD3: Jauna datora konfigurācija no komponentēm.
|
|


Line 115: Line 117:
|
|
Vidussemestra kontroldarbs
Vidussemestra kontroldarbs

----
----
Lab(1): TBD
Lab(1). PD4: TBD => Lekcija: Procesora uzbūve

|
|
MT (midterm)
MT (midterm)
Line 124: Line 128:
==== 06.11.2024. ====
==== 06.11.2024. ====
|
|
Procesora uzbūve
8:30 (2.grupa) Lekcija: Procesora uzbūve


----
----
Lab(2): TBD
10:30: Lab(1). PD5: CPU

12:30: Lab(2). PD5: CPU

<!-- Lab(2). PD4: TBD -->
|
|


Line 136: Line 144:
|
|
Atmiņas hierarhija
Atmiņas hierarhija

----
Lab(1). PD5: CPU => Vieslekcija par IoT

<!-- Vieslekcija par IoT(?) -->
|
|

Quiz 3
|-
|-
|
|
Line 143: Line 156:
==== 20.11.2024. ====
==== 20.11.2024. ====
|
|
Paralelie procesi
Paralēlie procesi


----
<!-- Lab(2). PD5: CPU -->


Lab(2). PD5: CPU => Vieslekcija par IoT
Lab.
|
|
Quiz 3

|-
|-
|
|
Line 155: Line 170:
|
|
Grafiskie procesori (GPU)
Grafiskie procesori (GPU)

----
Lab(1). PD6: SIMD
|
|


Line 164: Line 182:
Sistēmas uz čipa
Sistēmas uz čipa


----

Lab.
Lab(2). PD6: SIMD
|
|
Quiz 4
Quiz 4
Line 174: Line 192:
|
|
Kursa vielas pārskats.
Kursa vielas pārskats.

----
Lab(1). PD7: I2C
|
|


Line 182: Line 203:
|
|
Lielais kontroldarbs
Lielais kontroldarbs

----
Lab(2). PD7: I2C
|
|
FT (final test)
FT (final test)
Line 187: Line 211:
|
|


====xx.01.2025. ====
====15.01.2025. ====
|
|
x:xx Mutiskais '''Eksāmens''' izcilības kandidātiem pēc pieraksta.
10:30 Mutiskais '''Eksāmens''' izcilības kandidātiem pēc pieraksta.
|
|
|-
|-

Latest revision as of 20:58, 12 November 2024

DatZ1164-LV : Datorsistēmu arhitektūra un datoru inženierijas pamati I Īsceļi: Kalendārs | Pārbaudījumi | Literatūra |

Datorsistēmu arhitektūra un datoru inženierijas pamati I (DAR)

LU DF bakalaura studiju kurss DatZ1164-LV, meklēt eStudijās.


  • Pasniedzējs: Leo Seļāvo (epasts: vards.uzvards @ gmail.com)
  • Komunikācija ar pasniedzēju iespējama gan kursa forumā, gan pa epastu, vai arī iepriekš sarunājot, klātienē.

Kursa mērķis

Kursa mērķis ir iepazīstināt ar datoru uzbūvi un darbības principiem, kā arī sniegt ievadu datoru inženierijā.

Vērtējums

Gala vērtējums kursā veidosies no sekojošiem faktoriem:

  • 10% - Līdzdalība kursā: jautājumi, atbildes, un diskusijas, komunikācija kursa vietnē.
  • 20% - Semināri, praktiskie darbi.
  • 20% - Mazie kontroldarbi (Quiz).
  • 20% - Vidus semestra kontroldarbs (MT - Midterm Test).
  • 20% - Eksāmens (FT - Final Test).
  • 10% - Diskusija, ja vērtējums iepriekš ir virs sliekšņa.

Lai saņemtu sekmīgu vērtējumu kursā, jāsavāc vismaz 40% kopā par visiem kursa darbiem, un jānoliek eksāmens ar vērtējumu vismaz 40%. Tātad, ar eksāmenu vien nepietiek, jāpilda arī citi darbi.

Akadēmiskā goda sistēma

Akadēmiskā goda sistēma - noteikumi, kuriem jums kā studentiem jāpiekrīt lai varētu sekmīgi piedalīties šajā kursā.

Kalendārs

Datums, nedēļa Kursa saturs Uzdevumi

04.09.2024.

Ievads, datoru vēsture, Mūra likums

11.09.2024.

8 pamatidejas datoru arhitektūrā.

18.09.2024.

5 datorsistēmu komponentes.


Lab(1). PD1: Ideju pielietojums.

25.09.2024.

Skaitīšanas sistēmas, binārā, oktālā, heksadecimālā.


Lab(2). PD1: Ideju pielietojums.

02.10.2024.

Skaitļi ar zīmi. Divnieka papildkods.


Lab(1). PD2: Skaitīšanas sistēmas.

Quiz 1

09.10.2024.

Peldošā punkta aritmētika.


Lab(2). PD2: Skaitīšanas sistēmas.

16.10.2024.

Datora valoda - instrukcijas


Lab(1). PD3: Jauna datora konfigurācija no komponentēm.

Quiz 2

23.10.2024.

Loģikas ķieģelīši


Lab(2). PD3: Jauna datora konfigurācija no komponentēm.

30.10.2024.

Vidussemestra kontroldarbs


Lab(1). PD4: TBD => Lekcija: Procesora uzbūve

MT (midterm)

06.11.2024.

8:30 (2.grupa) Lekcija: Procesora uzbūve


10:30: Lab(1). PD5: CPU

12:30: Lab(2). PD5: CPU

13.11.2024.

Atmiņas hierarhija


Lab(1). PD5: CPU => Vieslekcija par IoT

20.11.2024.

Paralēlie procesi


Lab(2). PD5: CPU => Vieslekcija par IoT

Quiz 3

27.11.2024.

Grafiskie procesori (GPU)


Lab(1). PD6: SIMD

04.12.2024.

Sistēmas uz čipa


Lab(2). PD6: SIMD

Quiz 4

11.12.2024.

Kursa vielas pārskats.


Lab(1). PD7: I2C

18.12.2024.

Lielais kontroldarbs


Lab(2). PD7: I2C

FT (final test)

15.01.2025.

10:30 Mutiskais Eksāmens izcilības kandidātiem pēc pieraksta.

Pārbaudījumi

Literatūra

  • Patterson and Hennessy, Computer Organization and Design, 4th Edition (@Amazon)

Saites

Dažādi

Atziņas