Difference between revisions of "LU-DIP-B10:index"

From DiLab
Jump to: navigation, search
(Saites)
m (Literatūra)
Line 106: Line 106:


* [http://books.google.lv/books?id=1lD9LZRcIZ8C&printsec=frontcover&source=gbs_navlinks_s#v=onepage&q=&f=false Computer organization and design: the hardware/software interface]
* [http://books.google.lv/books?id=1lD9LZRcIZ8C&printsec=frontcover&source=gbs_navlinks_s#v=onepage&q=&f=false Computer organization and design: the hardware/software interface]
** [http://owlhouse.csie.nctu.edu.tw/old/CO2004/ch1-4_old.ppt Computer Organization & Design The Hardware/Software Interface, 2nd Edition] PPT 5.89MB (lekciju slaidi no National Chiao Tung University)

** [http://owlhouse.csie.nctu.edu.tw/old/CO2004/ch1-4_old.ppt Computer Organization & Design The Hardware/Software Interface, 2nd Edition - lekciju slaidi no National Chiao Tung University]
** [http://owlhouse.csie.nctu.edu.tw/old/CO2004/CO2004_lecture_notes.ppt Computer Organization & Design The Hardware/Software Interface, 3nd Edition] PPT 1.86MB (lekciju slaidi no National Chiao Tung University)

** [http://owlhouse.csie.nctu.edu.tw/old/CO2004/CO2004_lecture_notes.ppt Computer Organization & Design The Hardware/Software Interface, 3nd Edition - lekciju slaidi no National Chiao Tung University]


* [http://books.google.lv/books?id=57UIPoLt3tkC&printsec=frontcover&source=gbs_v2_summary_r&cad=0#v=onepage&q=&f=false Computer architecture: a quantitative approach]
* [http://books.google.lv/books?id=57UIPoLt3tkC&printsec=frontcover&source=gbs_v2_summary_r&cad=0#v=onepage&q=&f=false Computer architecture: a quantitative approach]


* [http://books.google.lv/books?id=3aN89DhGwI4C&printsec=frontcover&source=gbs_v2_summary_r&cad=0#v=onepage&q=&f=false The designer's guide to VHDL]
* [http://books.google.lv/books?id=3aN89DhGwI4C&printsec=frontcover&source=gbs_v2_summary_r&cad=0#v=onepage&q=&f=false The designer's guide to VHDL]



== Saites ==
== Saites ==

Revision as of 13:58, 12 September 2010

Ievads digitālajā projektēšanā

LU DF kurss, bakalaura programma, 2010.g rudens

Kursa apraksts: [LV], [EN]

Pasniedzējs: Artis Mednis

Notiek: piektdienās, 8:30 - 12:10


Ziņu kopa: lu-dip-b pie googlegroups punkts com

Lai pievienotos ziņu kopai, lūdzu sūtīt e-pastu pasniedzējam: artis punkts mednis pie gmail punkts com

Kalendārs

Nedēļas datumi Kursa saturs
30.08.2010 - 05.09.2010 Reģistrācijas nedēļa
10.09.2010 Ievadlekcija. Digitālās projektēšanas process.

Praktiskais darbs PD1.

Mājas darbs MD1, termiņš 17.09.2010 08:30

17.09.2010 Digitālo iekārtu izstrādes pamatelementi. Xilinx Spartan 3E.
24.09.2010 Trigeri. Pulkstenis.
01.10.2010 CPU. DataPath. ALU.
08.10.2010 CPU. DataPath (turpinājums). Instrukciju izpildes maģistrāle.
15.10.2010 CPU. DataPath (turpinājums). Zarošanās. Kontrole.
22.10.2010 CPU. DataPath (nobeigums). Ātrāks summators. Reģistru fails.
29.10.2010 Vidus semestra kontroldarbs
05.11.2010 DLX procesors un instrukcijas.
12.11.2010 Aparatūras apraksta valodas. Verilog.
19.11.2010 Aparatūras apraksta valodas. VHDL.
26.11.2010 Atmiņa. Fiziskās realizācijas varianti.
03.12.2010 Daudztaktu procesors.
10.12.2010 Daudztaktu procesors (nobeigums).
17.12.2010 FPGA.
24.12.2010 - 02.01.2011 Ziemassvētku un Jaungada brīvdienas
XX.01.2011 Konsultācijas (piektdienās)
XX.01.2011 Gala eksāmena kontroldarbs
XX.01.2011 Projektu prezentācijas - kursa noslēgums

Praktiskie darbi (PD)


Mājas darbi (MD)


Kursa projekti (KP)


Literatūra

Saites

Xilinx ISE WebPACK 12.2

Xilinx Spartan-3E