Difference between revisions of "LU-DIP-b"

From DiLab
Jump to: navigation, search
(13.12.2019)
(Kalendārs)
Line 30: Line 30:
|-
|-
|
|
===== 06.09.2019 =====
===== xx.xx.2020 =====
| [http://selavo.lv/kursi/dip/L01-Introduction.1.02.pdf Ievadlekcija. Digitālās projektēšanas process.]
| [http://selavo.lv/kursi/dip/L01-Introduction.1.02.pdf Ievadlekcija. Digitālās projektēšanas process.]


Line 38: Line 38:
|-
|-
|
|
===== 13.09.2019 =====
===== xx.xx.2020 =====
| [http://selavo.lv/kursi/dip/L02-Spartan3E.1.01.pdf Digitālo iekārtu izstrādes pamatelementi. Xilinx Spartan 3E.]
| [http://selavo.lv/kursi/dip/L02-Spartan3E.1.01.pdf Digitālo iekārtu izstrādes pamatelementi. Xilinx Spartan 3E.]


Line 46: Line 46:
|-
|-
|
|
===== 20.09.2019 =====
===== xx.xx.2020 =====
| [http://selavo.lv/kursi/dip/L03-Triggers&Clock.1.02.pdf Trigeri. Pulkstenis.]
| [http://selavo.lv/kursi/dip/L03-Triggers&Clock.1.02.pdf Trigeri. Pulkstenis.]


Line 54: Line 54:
|-
|-
|
|
===== 27.09.2019 =====
===== xx.xx.2020 =====
| [http://selavo.lv/kursi/dip/L04-CPUPartOne.1.02.pdf CPU. DataPath. ALU.]
| [http://selavo.lv/kursi/dip/L04-CPUPartOne.1.02.pdf CPU. DataPath. ALU.]


Line 62: Line 62:
|-
|-
|
|
===== 4.10.2019 =====
===== xx.xx.2020 =====
| [http://selavo.lv/kursi/dip/L05-CPUPartTwo.1.02.pdf CPU. DataPath (turpinājums). Instrukciju izpildes maģistrāle.]
| [http://selavo.lv/kursi/dip/L05-CPUPartTwo.1.02.pdf CPU. DataPath (turpinājums). Instrukciju izpildes maģistrāle.]


Line 71: Line 71:
|-
|-
|
|
===== 11.10.2019 =====
===== xx.xx.2020 =====
| [http://selavo.lv/kursi/dip/L09-HDLVerilog.1.02.pdf Aparatūras apraksta valodas. Verilog.]
| [http://selavo.lv/kursi/dip/L09-HDLVerilog.1.02.pdf Aparatūras apraksta valodas. Verilog.]
[http://selavo.lv/kursi/dip/L06-CPUPartThree.1.02.pdf CPU. DataPath (turpinājums). Zarošanās. Kontrole.]
[http://selavo.lv/kursi/dip/L06-CPUPartThree.1.02.pdf CPU. DataPath (turpinājums). Zarošanās. Kontrole.]
Line 79: Line 79:
|-
|-
|
|
===== 18.10.2019 =====
===== xx.xx.2020 =====
| [https://drive.google.com/open?id=0B55VrJN-wdIgdXJLaFdFaWNPNWs Verilog (turpinājums). Galīgs Stāvokļu Automāts (FSM)]
| [https://drive.google.com/open?id=0B55VrJN-wdIgdXJLaFdFaWNPNWs Verilog (turpinājums). Galīgs Stāvokļu Automāts (FSM)]
[http://selavo.lv/kursi/dip/L07-CPUPartFour.1.02.pdf CPU. DataPath (nobeigums). Ātrāks summators. Reģistru fails.]
[http://selavo.lv/kursi/dip/L07-CPUPartFour.1.02.pdf CPU. DataPath (nobeigums). Ātrāks summators. Reģistru fails.]
Line 88: Line 88:
|-
|-
|
|
===== 25.10.2019 =====
===== xx.xx.2020 =====
| [http://selavo.lv/kursi/dip/L11-Memory.1.02.pdf Atmiņa. Fiziskās realizācijas varianti.]
| [http://selavo.lv/kursi/dip/L11-Memory.1.02.pdf Atmiņa. Fiziskās realizācijas varianti.]
Kursa projekts [[DIPb10:KP2 | KP2]]
Kursa projekts [[DIPb10:KP2 | KP2]]
Line 94: Line 94:
|-
|-
|
|
===== 01.11.2019 =====
===== xx.xx.2020 =====
| [https://courses.cs.washington.edu/courses/cse378/10sp/lectures/lec09-perf.pdf Vientakts Procesors.]
| [https://courses.cs.washington.edu/courses/cse378/10sp/lectures/lec09-perf.pdf Vientakts Procesors.]
Praktiskajos darbos turpinām strādāt pie kursa projekta [[DIPb10:KP2 | KP2]].
Praktiskajos darbos turpinām strādāt pie kursa projekta [[DIPb10:KP2 | KP2]].
Line 103: Line 103:
|
|


===== 08.11.2019 =====
===== xx.xx.2020 =====
|
|
Kopnes, saskarnes, to iedalījums.
Kopnes, saskarnes, to iedalījums.
Line 119: Line 119:
|
|


===== 15.11.2019 =====
===== xx.xx.2020 =====
|
|
<!--
<!--
Line 131: Line 131:
|
|


===== 22.11.2019 =====
===== xx.xx.2020 =====
|
|
FPGA uzbūve un izstrādes dzīves cikls. Map, place, route.
FPGA uzbūve un izstrādes dzīves cikls. Map, place, route.
Line 143: Line 143:
|
|


===== 29.11.2019 =====
===== xx.xx.2020 =====
|
|
Projektu statusa atskaite, diskusija.
Projektu statusa atskaite, diskusija.
Line 153: Line 153:
|
|


===== 06.12.2019 =====
===== xx.xx.2020 =====
|
|
[http://selavo.lv/kursi/dip/L12-MulticycleCPU.1.01.pdf Daudztaktu procesors.]
[http://selavo.lv/kursi/dip/L12-MulticycleCPU.1.01.pdf Daudztaktu procesors.]
Line 162: Line 162:
|
|


===== 13.12.2019 =====
===== xx.xx.2020 =====
|
|
[http://selavo.lv/kursi/dip/L13-MulticycleCPUPartTwo.1.02.pdf Daudztaktu procesors (nobeigums).]
[http://selavo.lv/kursi/dip/L13-MulticycleCPUPartTwo.1.02.pdf Daudztaktu procesors (nobeigums).]
Line 172: Line 172:
|-
|-
|
|
===== 20.12.2019 =====
===== xx.xx.2020 =====
|
|
Kursa kopsavilkums.
Kursa kopsavilkums.
Line 181: Line 181:
|
|


===== 23.12.2019 - 01.01.2020 =====
===== xx.xx.2020 - xx.xx.2010 =====
| Ziemassvētku un Jaungada brīvdienas
| Ziemassvētku un Jaungada brīvdienas
|
|
|-
|-
|
|
===== 17.01.2020 =====
===== xx.xx.2021 =====
|
|
'''12:00: Eksāmens'''
'''12:00: Eksāmens'''

Revision as of 10:23, 11 September 2020

Īssaites: Kalendārs | Uzdevumi | Resursi | Šodiena... (ja ir lekcija)


Ievads digitālajā projektēšanā (DIP)

LU DF bakalaura studiju kurss DatZ3074, meklēt eStudijās.


Kurss šajā semestrī tiks vadīts attālināti, tāpēc klātienes lekcijas nebūs, izņemot kad iepriekš paziņots.

Wiki informācija tiks atjaunota tuvākajās dienās. Līdz tam lūdzu sekot kursa slack kanālam.


Darbu iesniegšana un vērtēšana

Praktisko un mājas darbu iesniegšana izpildāma noteiktajos datumos un laikos elektroniski, e-studijās.

  • Iesniegšanas termiņa laiks ir 30 minūtes pirms lekcijas sākuma.
  • Iesniegto failu vārdam jābūt sekojošā formātā, ar _svītru tukšumu vietā, piemēram: "DIP_MD1_Vards_Uzvards.pdf"
  • Ja iesniedzams teksts, piemēram, eseja vai apraksts, tad failam jābūt PDF formātā, ja vien nav prasīts citādi uzdevuma nosacījumos.
  • Ja iesniedzami vairāki faili, piemēram, programmas pirmkods, tad tie iepriekš arhivējami kā *.zip arhīvs ar tādu pat faila vārdu kā aprakstīts iepriekš: "DIP_MD1_Vards_Uzvards.zip".
  • Ja darbs tiek iesniegts ar novēlošanos, rezultāts tiek samazināts par 50%. Ja darbs iesniegts vairāk kā nedēļu pēc termiņa, pasniedzējs darbu var nepieņemt.


Kalendārs

Datumi Kursa saturs Uzdevumi
xx.xx.2020
Ievadlekcija. Digitālās projektēšanas process.

Praktiskais darbs PD1.

xx.xx.2020
Digitālo iekārtu izstrādes pamatelementi. Xilinx Spartan 3E.

Praktiskais darbs PD2.

xx.xx.2020
Trigeri. Pulkstenis.

Praktiskais darbs PD3.

xx.xx.2020
CPU. DataPath. ALU.

Praktiskais darbs PD4.

xx.xx.2020
CPU. DataPath (turpinājums). Instrukciju izpildes maģistrāle.

Praktiskais darbs PD5.

Kursa projekts KP1

xx.xx.2020
Aparatūras apraksta valodas. Verilog.

CPU. DataPath (turpinājums). Zarošanās. Kontrole. Praktiskajos darbos turpinām strādāt pie kursa projekta KP1.

xx.xx.2020
Verilog (turpinājums). Galīgs Stāvokļu Automāts (FSM)

CPU. DataPath (nobeigums). Ātrāks summators. Reģistru fails.

Praktiskajos darbos veidojam VGA kontroleri [1]

xx.xx.2020
Atmiņa. Fiziskās realizācijas varianti.

Kursa projekts KP2

xx.xx.2020
Vientakts Procesors.

Praktiskajos darbos turpinām strādāt pie kursa projekta KP2.

Termiņš KP1: 1. daļa

xx.xx.2020

Kopnes, saskarnes, to iedalījums.

Integrālo mikroshēmu kopnes.

Praktiskajos darbos turpinām strādāt pie kursa projekta KP2.

xx.xx.2020

Aparatūras apraksta valodas. VHDL. Kursa projekts KP2

xx.xx.2020

FPGA uzbūve un izstrādes dzīves cikls. Map, place, route.

How Does FPGA Work PDF 1.06MB (lekciju slaidi no Lund University)

Praktiskajos darbos turpinām strādāt pie kursa projekta KP2.

xx.xx.2020

Projektu statusa atskaite, diskusija.

Turpinām strādāt pie kursa projekta KP2.

xx.xx.2020

Daudztaktu procesors.

Praktiskajos darbos turpinām strādāt pie kursa projekta KP2.

xx.xx.2020

Daudztaktu procesors (nobeigums).

Designing a Pipelined CPU (lekciju slaidi no UCSD)

Praktiskajos darbos turpinām strādāt pie kursa projekta KP2.

xx.xx.2020

Kursa kopsavilkums.

Praktiskajos darbos turpinām strādāt pie kursa projekta KP2.

xx.xx.2020 - xx.xx.2010
Ziemassvētku un Jaungada brīvdienas
xx.xx.2021

12:00: Eksāmens

Projektu prezentācijas - kursa noslēgums

Uzdevumi

Praktiskie darbi (PD)

Mājas darbi (MD)

MD1

Mērķis: apgūt Spartan-3E attīstītājrīku un darba plūsmu veidojot vienkāršas digitālas iekārtas.

Realizēt sekojošu funkcionalitāti ar Spartan-3E rīka palīdzību:

  • Divi slēdzīši tiek izmantoti kā ieejas signāli loģikas funkcijām.
  • Divi LED seko slēdzīšu stāvoklim: ja ieslēgts slēdzis, LED spīd (nozīmē stāvokli "1")
  • Pieci LED attēlo sekojošu funkciju vērtības: AND, OR, NAND, NOR, XOR

Izveidot shēmu Xilinx ICE rīkā, kompilēt to un pārbaudīt tās darbību uz jums izsniegtā "dēļa" - Spartan attīstītājrīka.

MD2

Mērķis: apgūt takts ģeneratora funkcionalitāti un frekvences dalīšanas elementus.

Uzdevums:

  • Izveidot shēmu kas ņem Spartan-3E rīka iebūvētā takts ģeneratora signālu un izvada 1Hz signālu uz LED: tā, ka LED ir 1 sekundi ieslēgta un tad 1 sekundi izslēgta, un tā joprojām.
  • Kompilēt risinājumu un pārbaudīt darbībā uz Spartan-3E attīstītājrīka.



Kursa projekti (KP)

Resursi


Digital design textbooks @ Digilent Inc.

Saites

Xilinx produkti (FPGA čipi)

Xilinx attīstītajrīki

DiLab ir pieejami sekojoši Xilinx (Digilent) attīstītajrīki:


PMOD papildus moduļi

Mums ir pieejami dažādi PMOD perifērijas iekārtu moduļi (pārsvarā 1x6 formātā) par kuriem sīkāk var lasīt Digilentic portālā.

Xilinx ISE instalācija

Xilinx ISE WebPACK (14.7)

Xilinx ISE WebPACK (12.2)

Xilinx ISE lietošana

Vispārīga lietošana

Simulācija ar ISim

Simulācija ar ModelSim

Video applications using FPGA

ANVYL attīstītājrīks

ANVYL ir Xilinx Spartan 6G FPGA bāzēts attīstītājrīks ar dažādām papildus un perifērijas iekārtām.

PYNQ ietvars

PYNQ ir ietvars kas iespējo FPGA aparatūras funkciju izmantošanu ar Python programmēšanas valodu. Atbalstītā aparatūra iekļauj ZYNQ.

PYNQ informācijas avoti:

PYNQ projekti

PYNK un PMOD

HDL pamācības (Verilog, VHDL)

RISC-V

Seriālie protokoli

IP cores priekš FPGA


Ieteikumi prezentāciju veidošanā

Piezīmes par plakātu un prezentāciju veidošanu

Citi kursi un saites

  • 8 Bit Workshop - aparatūras simulators pārlūkā, tai skaitā Verilog.

Domu graudi

FPGA pielietojumi