Difference between revisions of "LU-DIP-B10:index"

From DiLab
Jump to: navigation, search
(Kalendārs)
Line 89: Line 89:
|-
|-
| 03.12.2010
| 03.12.2010
| Daudztaktu procesors.
| [http://jupiter.cs.fmf.lu.lv/kursi/dip/L12-MulticycleCPU.1.01.pdf Daudztaktu procesors.]

Praktiskajos darbos turpinām strādāt pie kursa projekta [[DIPb10:KP3 | KP3]].<br>
Praktiskajos darbos turpinām strādāt pie kursa projekta [[DIPb10:KP3 | KP3]].

[http://bear.ces.cwru.edu/eecs_318/eecs_318_7.pdf Multicycle CPU] PDF 455.6KB (lekciju slaidi no Case Western Reserve University)
[http://bear.ces.cwru.edu/eecs_318/eecs_318_7.pdf Multicycle CPU] PDF 455.6KB (lekciju slaidi no Case Western Reserve University)
|-
|-

Revision as of 09:39, 3 December 2010

Ievads digitālajā projektēšanā

LU DF kurss, bakalaura programma, 2010.g rudens

Kursa apraksts: [LV], [EN]

Pasniedzējs: Artis Mednis

Notiek: piektdienās, 8:30 - 12:10


Ziņu kopa: lu-dip-b pie googlegroups punkts com

Lai pievienotos ziņu kopai, lūdzu sūtīt e-pastu pasniedzējam: artis punkts mednis pie gmail punkts com

Kalendārs

Nedēļas datumi Kursa saturs
30.08.2010 - 05.09.2010 Reģistrācijas nedēļa
10.09.2010 Ievadlekcija. Digitālās projektēšanas process.

Praktiskais darbs PD1.

Mājas darbs MD1, termiņš 17.09.2010 08:30

17.09.2010 Digitālo iekārtu izstrādes pamatelementi. Xilinx Spartan 3E.

Praktiskais darbs PD2.

Mājas darbs MD2, termiņš 24.09.2010 08:30

24.09.2010 Trigeri. Pulkstenis.

Praktiskais darbs PD3.

Mājas darbs MD3, termiņš 01.10.2010 08:30

01.10.2010 CPU. DataPath. ALU.

Praktiskais darbs PD4.

Mājas darbs MD4, termiņš 08.10.2010 08:30

08.10.2010 CPU. DataPath (turpinājums). Instrukciju izpildes maģistrāle.

Praktiskais darbs PD5.

Kursa projekts KP1, termiņš 1. daļai - 15.10.2010 12:10, 2. daļai - 22.10.2010 12:10

15.10.2010 CPU. DataPath (turpinājums). Zarošanās. Kontrole.

Praktiskajos darbos turpinām strādāt pie kursa projekta KP1.

22.10.2010 CPU. DataPath (nobeigums). Ātrāks summators. Reģistru fails.

Praktiskajos darbos turpinām strādāt pie kursa projekta KP1.

29.10.2010 09:00 Vidus semestra kontroldarbs

Kursa projekts KP2, termiņš - 12.11.2010 12:10

05.11.2010 DLX procesors un instrukcijas.

Praktiskajos darbos turpinām strādāt pie kursa projekta KP2.

12.11.2010 Aparatūras apraksta valodas. Verilog.

Praktiskajos darbos turpinām strādāt pie kursa projekta KP2.

13.11.2010 Aparatūras apraksta valodas. VHDL.

Kursa projekts KP3, termiņš specifikācijai - 26.11.2010, visam projektam - 14.01.2011

26.11.2010 Atmiņa. Fiziskās realizācijas varianti.

Praktiskajos darbos turpinām strādāt pie kursa projekta KP3.

03.12.2010 Daudztaktu procesors.

Praktiskajos darbos turpinām strādāt pie kursa projekta KP3.

Multicycle CPU PDF 455.6KB (lekciju slaidi no Case Western Reserve University)

10.12.2010 Daudztaktu procesors (nobeigums).
17.12.2010 FPGA.
24.12.2010 - 02.01.2011 Ziemassvētku un Jaungada brīvdienas
07.01.2011 09:30 Konsultācijas (ja studenti izteiks vēlmi par tādu nepieciešamību)
14.01.2011 09:30 - 10:15 Gala eksāmena kontroldarbs
14.01.2011 10:30 - 11:15 Projektu prezentācijas - kursa noslēgums

Praktiskie darbi (PD)

Mājas darbi (MD)

Kursa projekti (KP)

Literatūra

Saites

Xilinx ISE WebPACK 12.2

Xilinx Spartan-3E

Video applications using FPGA

HDL tutorials